江苏省大学生图像采集范文

2023-09-28

江苏省大学生图像采集范文第1篇

根据我校安排,2012届毕业生(07五年制、08本科、09专科、10专升本、10软件学院专科)学历证书电子注册图像信息采集工作将于2011年9月

6、7日(星期二)进行,现将有关事宜通知如下,请各系通知本系2012届毕业生做好毕业证书图像信息采集的准备工作。

注意事项:

一、采集的图像照片将粘贴在毕业证书上,关系到毕业生以后的学历证书上网、用人单位对学历证书的核实认可,应引起足够重视。

二、照相须知:

1. 着装:因照片背景为蓝色,故应着浅色上衣,避免蓝色色系,要求着装正规、整齐,禁止戴项链或耳环;

2. 头发:梳理整齐,露出双耳和额头,免冠;

3.学生应提前到照相地点以学号顺序排队等待,辅导员或班主任务必到现场维持秩序;信息采集时班与班之间系与系之间不要出现断层以免影响拍摄速度。以系为单位收集信息采集费每人15元有辅导员交给信息采集人员。

4、当天不能参加信息采集的同学需自己去郑州补照(10月30日之前)。

各系时间分配

二号教学楼B302教室:

教育系:9月6日8:00——9:50

经管系:9月6日9:50——11:30

音乐系:9月6日13:00——15:00

美术系:9月6日15:00——18:00美术学、艺术设计

美术系:9月7日8:00——

四号教学楼D109教室:

体育系:9月6日8:00——9:00

数学系:9月6日9:00——11:30

计科软件:9月6日13:00——18:00

英语系:9月7日8:00——

七号教学楼G101教室:

政法系:9月6日8:00——9:50

新闻系:9月6日9:30——11:30

物理系:9月6日13:00——14:30

化学系:9月6日14:30——16:00

生物系:9月6日16:00——17:30

中文系:9月7日8:00——

注意:时间以摄影师来到时间为准向后顺延。

周口师范学院教务处

江苏省大学生图像采集范文第2篇

在设计高速、大规模的电路时,利用硬件描述语言编程并下载到FPGA芯片上已经成为一种潮流,现场可编程逻辑阵列(Field Programmable Gate Array,FPGA)是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的。FPGA器件几乎可以实现所有的数字电路的功能。目前,器件集成度已经高达数百万门数量级,工作频率高达300MHz,以上。相比ASIC与DSP,FPGA以其成本、灵活性和速度方面的综合优势,在通信、教育、数据处理、网络、仪器、工业控制、军事和航天航空等众多领域得到了广泛应用。

1 基本方法

以8个点的给定序列为例说明,二维DCT变换公式如下:

K=1/2 K=0

定义如图1所示模块。经过运算简化,整个一维DCT流程可以由图2表示。

为提高电路的处理速度,在DCT的设计中采用流水线技术对,如果在相邻寄存器间存在大规模组合电路,会造成信号在两寄存器间传输延时加大,从而限制了系统的最高时钟频率。流水线技术在庞大的组合电路中插入寄存器,将电路分割成多级,降低了相邻寄存器间的传输时延,从而带来整个电路时钟频率的提高,对于二维DCT变换,通常采用行列式分解的方法来降低计算的复杂度,由二维变换转换为一维变换,通过两次一维DCT来实现二维DCT,降低数据量运算量的同时也降低了算法实现的难度。本文在数据流图算法基础上,采用一种改进的基于流水线结构实现二维DCT。

2 方案设计

输入数据先做一维DCT行变换,通过转置矩阵存储行变换的结果再做列变换得到二维DCT变换得到二维DCT变换结果。该二维DCT输入数据为8×8矩阵,每个像素点均为8比特无符号数,输出结果数值为13比特,最高位为符号位,其余为数值位。整个模块实现二维DCT运算过程的时钟间隔(latency)为163个时钟周期。

转置矩阵RAM的实现采用一块8×8RAM,行变换的结果通过列的方式写入数据,再以行的方式读出数据,实现方式通过地址产生器来完成RAM的读写操作。由此二维DCT问题转变为一维DCT实现。

一维DCT的实现数据流图如图2所示。X+模块表示两输入数据做加法和减法运算,上输出代表和,下输出代表差。模块运算由碟形运算转换而来,其架构如图3所示,其中a=sint,b=cost,C4表示cost/4.该数据流图算法的实现一次DCT变换需要27次加法运算和13次乘法运算,相比直接运算的64次乘法运算已大大减少。因为乘法器占用的资源远多于加法器所占用资源,因此这种优化算法可大大减少资源占用量。

3 FPGA仿真验证和结论

设计采用Altera公司CycloneII系列的EP2FPGA进行硬件验证。完成一次二维DCT计算需消耗157个时钟,最高时钟频率可达128MHz,满足图像实时处理的要求。该实现以其较高的时钟频率和较小的芯片资源占用率,可作为IP核应用于对实时性要求较高的视频和图像处理系统中。作为JPEG压缩编码的核心部分,非常适于高速扫描仪系统中。

4 结语

随着图像处理技术的不断发展,相应的诞生出了更多的图像处理系统。但是,一般情况下,图像处理工作都是用软件来完成的。以高性能FPGA作为核心的高速图像采集处理卡,更好的满足了大多数图像处理系统中数据量大,实时性强的要求。同时,在FPGA中用硬件描述语言实现了图像的预处理算法,减少了后续处理软件的工作时间,大大提高整个图像处理系统的运行速度和处理效率。FPGA在成本、灵活性和速度方面都具有较大的优势,在通信、教育、数据处理、网络、仪器、工业控制、军事和航天航空等众多领域得到了越来越广泛的应用。

摘要:在高速图像数据采集中,需要对扫描的图像数据进行JPEG压缩,在设计高速、大规模的电路时,利用硬件描述语言编程并下载到FPGA芯片上被广泛应用,文章就FPGA在高速图像采集中的应用做了简要分析探究。

关键词:FPGA,高速图像采集,方案设计

参考文献

[1] (美)迈耶·贝思[著],刘凌[译].数字信号处理的FPGA实现[M].北京:清华大学出版社,2006.

上一篇:教师教学常规月检查表范文下一篇:江苏省扬子杯优质工程范文